## Capitolul 5. Performantele circuitelor VLSI.

#### 5.1. Introducere.

Criteriul de performanta fundamental in oricare proiect VLSI este, de regula, viteza. Degradarea performantei apare ca rezultat al mai multor factori, care pot fi avuti in vedere in proiectare. Un exemplu comun este acela in care iesirea unui circuit CMOS, conectata la intrarea unui circuit similar, presupune o posibilitate de comanda (fan-out) nelimitata. Aceasta presupunere se poate verifica usor pe un numar redus de porti. Pana acum, nu a fost specificata nici o restrictie de viteza.

In capitolul de fata se vor face estimari pentru a putea evalua performantele circuitelor simple CMOS.

Plecand de la posibilitatile limitate de comanda in proiectarea circuitului se va putea constata ca acesta este in continuare lent. Prin inspectie se pot evidentia mai multe linii lungi de interconectare, care contribuie la degradarea performantei prin capacitatile parazite pe care le creeaza. Modelele de comportament al acestor trasee lungi conduc fie la constante (capacitati) concentrate, fie la constante (capacitati si rezistente) distribuite. Pentru a imbunatati proiectul se va mari posibilitatea de comanda a dispozitivului prin cresterea latimii canalului acestuia sau prin conectarea in cascada a unor dispozitive cu posibilitati mai mari de comanda. In aplicatii specifice pot fi luate in considerare solutii mixte BiCMOS sau solutii bazate pe dispozitive bipolare de mare viteza.

Trebuie sa se aibe in vedere faptul ca evaluarile care vor fi efectuate au un caracter estimativ. Ele vor permite o mai buna cunoastere a functionarii dispozitivului. Estimarile nu urmaresc inlocuirea simularii detaliate, dar pot fi folosite pentru verificarea rapida a rezultatelor acesteia. Aspectele privitoare la performantele circuitelor VLSI sunt examinate pe larg in literatura de specialitate.

#### 5.2. Caracteristicile de comutatie.

In vederea examinarii caracteristicilor de comutatie ale inversorului CMOS se va pleca de la schema de mai jos.

Se poate observa ca sarcina capacitiva este formata din capacitatea parazita a traseului in paralel cu capacitatea de intrare (capacitori MOS) a inversorului controlat. Avand in vedere potentialele GND si VDD la care sunt conectati electrozii inferiori ai capacitatilor portilor

tranzistoarelor NMOS si PMOS, conectarea lor in paralel cu capacitatea parazita a traseului de legatura poate introduce unele confuzii.



Un calcul simplu bazat pe schema prezentata in continuare va face clarificarile necesare.

$$I = II + I2 = C_1 dV/dt + C_2 d(V-V_{DD})/dt = (C_1 + C_2) dV/dt.$$

Intrucat VDD este o constanta capacitorii C1 si C2 se aduna ca si cand ar fi conectati in paralel. Capacitorul este incarcat sau descarcat fie prin tranzistorul P, fie prin tranzistorul N ai inversorului. Intrucat aceste dispozitive prezinta o rezistenta atunci cand sunt in conductie ele vor contribui direct la intarzierea de tip RC a circuitului. Din cele aratate mai sus rezulta ca principala limitare o introduce viteza de comutare la incarcarea si descarcarea capacitorului de sarcina prin rezistenta dispozitivului.

Determinarea capacitatii se face prin estimarea suprafetei unui strat dat inmultita cu capacitatea pe unitatea de suprafata. Pentru un proces dat, valoarea este tabelata si variaza de la un strat la altul. In cazul estimarii capacitatii straturilor de difuzie trebuie sa se aibe in vedere si contributia peretilor laterali. Aceasta se realizeaza prin evaluarea perimetrului de difuzie si inmultirea

acestuia cu capacitatea pe unitatea de lungime. In cele mai multe cazuri R, din constanta de timp RC, rezulta direct din rezistenta canalelor tranzistoarelor in conductie prin care se efectueaza incarcarea si descarcarea sarcinii capacitive. Rezistenta parazita a liniilor lungi poate fi estimata prin evaluarea raportului Lungime/Latime si inmultirea acestuia cu rezistenta stratului exprimata in Ohm/patrat ( $\Omega$ / $\square$ ), care este constanta pentru straturi patrate cu laturi de dimensiuni variabile.

## 5.2.1 Determinarea timpului de cadere (tf).

Timpul de cadere, notat cu *tf*, poate fi definit prin timpul necesar unei forme de unda de a cadea de la 90% la 10% din valoarea maxima. Traiectoria curentului de drena al tranzistorului de tip N, ca functie de tensiunea de drena, este prezentata mai jos.



Aceasta traiectorie ilustreaza parcursul prin caracteristicile I-V, corespunzatoare unui inversor care descarca o sarcina capacitiva *C*<sub>L</sub>.

In continuare vor fi examinate cateva din punctele semnificative ale traiectoriei.

- X<sub>1</sub>: inaintea descarcarii lui C<sub>L</sub>, tranzistorul N (trage-jos sau pull-down) este blocat si C<sub>L</sub> este mentinut la V<sub>DD</sub> prin intermediul tranzistorului de tip P (trage-sus sau pull-up);
- X2: punctul corespunzator comutarii intrarii de la GND la VDD. Tranzistorul N este in saturatie;
- X<sub>3</sub>: punctul in care tranzistorul N comuta de la saturatie la regiunea liniara;
- X4: punctul de operare dupa comutarea completa, cand sarcina capacitiva este descarcata.
- In timpul descarcarii lui *C*<sub>L</sub> tranzistorul N este initial in saturatie intre punctele *X*<sub>2</sub> si *X*<sub>3</sub>, iar apoi in regiunea liniara de operare intre punctele *X*<sub>3</sub> si *X*<sub>4</sub>. Procesul este ilustrat in figura de mai jos si comentat astfel:

- a) in timpul descarcarii initiale a lui CL, VDS > VGS Vm, ceea ce face ca tranzistorul N sa fie in saturatie, ceea ce face ca CL sa fie descarcat, printr-o sursa de curent, cu o variatie liniara a tensiunii, deoarece Q=CV si I=dQ/dt.
- b) cand tensiunea de la iesire se reduce astfel incat  $V_{DS} = V_{O} = V_{GS} V_{tn}$ , tranzistorul N intra in regiunea liniara si descarca sarcina capacitiva  $C_L$  (cadere exponentiala a tensiunii).



a) saturatie:  $Vo > V_{DD} - V_{tn}$ ,



b) liniara:  $0 < V_{\text{DD}} - V_{tn}$ 

cea mai simpla metoda de a estima timpul de cadere consta in divizarea operarii tranzistorului N in regiunile de saturatie si liniara. Astfel, *tf* va avea doua componente *tf1* si *tf2* definite dupa cum urmeaza:

t fI timpul de cadere de la 0.9VDD la V D -Vtm t f2 timpul de cadere de la VDD -Vtm la 0.1VDD

• t fi: se egaleaza curentul care trece prin sarcina capacitiva cu cel care trece prin tranzistorul N( egali si de semn contrar)

$$C_L dV_O/dt = -\beta n/2 \cdot (V_{DD} - V_{tn})^2$$

Termenul din stanga reprezinta curentul prin CL, iar termenul din dreapta constituie curentul de saturatie (sursa de curent). Regiunea de interes va fi pentru  $0.9V_{DD} \ge V_0 \ge V_{DD} - V_m$ .

• t<sub>f2</sub>: aici se merge pe aceeasi idee ca mai sus, ceea ce va conduce la urmatoarea relatie:

$$C L dV_o / dt = -\beta_n [(V_{DD} - V_{tn})V_O - V_O^2 / 2]$$

unde termenul din stanga reprezinta curentul prin sarcina capacitiva, iar termenul din dreapta constituie curentul prin tranzistorul aflat in regiunea liniara. Regiunea de interes este cea corespunzatoare conditiei:  $V_{DD}-V_{tn} \geq V_{O} \geq 0.1 V_{DD}$ .

Ambele ecuatii pot fi integrate pentru a obtine: t = t + t + t = 2. Solutia pentru t = t + t = 2. Solutia pentru t = t + t = 2.

$$\int_{VDD}^{V_{DD}-V_{tn}} C_L dVo = -\int_0^{t_{fl}} \beta_n / 2(V_{DD}-V_{tn})^2 dt.$$

In mod similar t<sub>f2</sub> poate fi gasit, printr-o integrare mai dificila. Astfel, se va obtine:

$$t_f = 2C_L/\beta_n(V_{DD}-V_{tn}) \times [(V_{tn}-0.1V_{DD})/(V_{DD}-V_{tn}) + 1/2 \ln ((19V_{DD}-20V_{tn})/V_{DD})]$$
  
Presupunand o valoare rezonabila  $Vtn = 0.2V_{DD}$ , se va obtine urmatoarea aproximatie utila pentru  $tf$ 

$$t_f \approx 4C_L/\beta_n V_{DD}$$
.

Aceasta reprezinta o aproximatie rezonabila care poate fi verificata prin simulare. De asemenea ea permite examinarea mai profunda a procesului de descarcare. Anterior s-a anticipat o descarcare in principal de tip RC. In expresia de mai sus numaratorul poate fi asimilat cu sarcina capacitiva in timp ce inversul numitorul va corespunde aproximarii rezistentei canalului tranzistorului N, in regiunea liniara:

$$(\beta_n V_{DD})^{-1}$$

Pe aceasta baza se pot face diverse consideratii referitoare la faptul ca o crestere a amplificarii tranzistorului va conduce la cresterea vitezei, ca si cresterea lui VDD. Aceasta din urma va antrena insa o crestere a puterii disipate si a purtatorilor fierbinti injectati, ca urmare a cresterii intensitatii campului electric. Practic viteza de operare poate fi crescuta prin reducerea lui VDD simultan cu scurtarea lungimii canalului tranzistorului.

## 5.2.2. Determinarea timpului de crestere.

Timpul de crestere poate fie estimat in aceeasi maniera. Timpul de crestere, notat cu  $t_r$ , poate fi definat pe mai multe cai, in principiu echivalente. Una din definitii ar fi aceea a timpului necesar cresterii tensiunii de iesire Vo de la 10% la 90%, din valoarea maxima, conform unei figuri anterioare. Traiectoria curentului de drena al tranzistorului P, ca functie de tensiunea de drena, este prezentata mai jos. Aceasta traiectorie ilustreaza traseul prin caracteristicile I-V corespunzatoare unui inversor cu sarcina capacitiva  $C_L$ . In continuare se vor examina mai multe puncte plasate pe traiectoria punctului de functionare.



- *X*<sub>1</sub>: Inainte de incarcarea lui *CL*, tranzistorul de tip P este blocat iar capacitatea *CL* este mentinuta la 0V de catre tranzistorul de tip N, aflat in conductie (tranzistoarele N si P se mai numesc "trage-jos" si "trage-sus").
- X 2 : Punctul corespunzator comutarii intrarii de la VDD la GND. Tranzistorul P este in saturatie.
- *X* 3 : Punctul de tranzitie unde tranzistorul P comuta de la regiunea de saturatie la regiunea liniara.
- X 4: Punctul de operare dupa terminarea comutarii. Sarcina capacitiva este incarcata la  $V_{DD}$ . In timpul incarcarii lui  $C_L$  tranzistorul P este initial in saturatie intre punctele X 2 si X 3, iar apoi in regiunea liniara intre punctele X 3 si X 4. Acest proces de incarcare este ilustrat in figura urmatoare.



a) saturatie: Vo > V DD - Vtn



c) liniara: 0 < V o < V dd - V tn

- a) In timpul incarcarii initiale a lui  $C_L$  tranzistorul P se afla in saturatie. Curentul constant care il strabate va incarca  $C_L$  (crestere liniara a tensiunii deoarece Q=CV si I=dQ/dt).
- b) Cand tensiunea de iesire creste astfel incat  $|V_{0}-V_{DD}| = |V_{GSp}-V_{tp}|$ , adica  $V_{0}$  creste peste  $|V_{tp}|$ , tranzistorul P intra in regiunea liniara,  $C_{L}$  incarcandu-se prin rezistenta acestuia la  $V_{DD}$ .  $t_{r}$  poate fi calculat ca si  $t_{f}$ , ceea ce va conduce, cu conditia  $|V_{tp}| \approx 0.2$ . $V_{DD}$ , la:

$$t_r \approx 4C_L/\beta_p V_{DD}$$

Daca geometriile celor doua dispozitive N si P sunt identice ( acelasi rapoarte W/L)  $t_f \approx t_r/2$ , datorita mobilitatii mai mari a electronilor in raport cu golurile (  $\mu_n \approx 2\mu_p$ ). Astfel, pentru a avea timpii de crestere si cadere egali este necesar ca  $W_p$  sa fie de 2-3 mai mare decat  $W_n$ . Un alt parametru comun este intarzierea pe poarta care poate fi definit din timpii de crestere si cadere dupa cum urmeaza:

$$\tau_{med} \approx (t_r + t_f)/4$$
.

Acest parametru este important in simulatoarele care incorporeaza timpul si comportarea logica.

#### 5.3. Efectele RC distribuite.

In pargraful anterior performanta unei porti simple a fost asociata cu incarcarea/descarcarea unei capacitati prin rezistentele canalelor tranzistoarelor P/N. Desi in multe cazuri acest proces introduce limitari, uneori efectele liniilor de transmisie lungi nu pot fi neglijate. In aceste cazuri propagarea semnalului depinde de constantele distribuite R si C, de-a lungul liniei, cat si de impedanta interna a sursei de semnal si de impedanta de sarcina a liniei. In cazul liniilor lungi, realizate din siliciu policristalin, constantele RC distribuite reprezinta principala cauza a intarzierii semnalului. Chiar in cazul inlocuirii traseelor de siliciu policristalin cu un strat de metal (procesele in care se folosesc straturi multiple de metal au devenit frecvente), datorita dorintei de a obtine viteze ridicate constantele distribuite RC joaca un rol important, ca factor limitator. In figurile de mai jos se prezinta o linie lunga realizata din siliciu policristalin si schema ei electrica echivalenta, cu constante RC distribuite.



a) linie lunga din siliciu policristalin.



b) circuitul echivalent, cu constante RC distribuite

Pe baza primei teoreme a lui Kirchoff se obtine urmatoarea ecuatie:

$$C \ dV/dt = I_{j-1} - I_j \approx ((V_{j-1} - V_j)/R) - ((V_j - V_{j-1})/R),$$

care, in cazul unui numar infinit de tronsoane (incare a fost descompusa linia lunga), devine ecuatia difuziei. De fapt expresia de mai sus reprezinta aproximarea prin diferente finite a ecuatiei Fourier, care guverneaza fenomenele de difuzie (transmisia caldurii s.a.). Daca se considera aplicata o treapta de tensiune la capatul din dreapta al liniei, propagarea acesteia va fi intarziata cu un timp  $t_x$  dat de expresia de mai jos:

$$t_x = kx^2$$
.

ceea ce arata ca intarzierea este proportionala cu patratul distantei. O solutie ar consta in sectionarea liniei si introducerea unor tampoane/amplificatoare, ceea ce ar putea conduce, in cel mai bun caz, la o dependenta logaritmica a intarzierii cu distanta.

La frecvente de ordinul GHz inductantele pot juca, de asemenea, un rol important. Pentru tehnologiile prezente efectul inductiv dominant este cel al conexiunilor la pastila.

In calculele care se vor efectua intarzierea va fi asociata cu momentul in care semnalul atinge valoarea de 63% din V<sub>DD</sub>, conform modelului de mai jos:



#### 5.4. Puterea disipata.

In mod traditional circuitele CMOS au devenit atractive pentru consumul redus de putere. Principalul motiv este acela ca atunci cand poarta este blocata nu apare nici o cale, pentru curent, de la V<sub>DD</sub> la masa. Exista insa un curent de scurgere prin jonctiunile P-N inversate, cat si un curent de scurgere prin dielectric. Acesti curenti sunt neglijabili cat timp proiectul nu se bazeaza pe sarcin stocate, ca in cazul memoriei dinamice.

Puterea principala consumata este legata de procesul de comutare, adica de incarcarea si descarcarea sarcinii capacitive. Aceasta componenta devine semnificativa in cazul in care numarul dispozitivelor care comuta este mare, cat si in situatia in care frecventa de comutare este mare. Aceasta putere este consumata/disipata sub forma de caldura. Puterea disipata are o componenta dinamica si una statica. Cele mai multe proiecte de circuite integrate urmaresc reducerea puterii consumate. In aceasta sectiune se vor considera cateva metode pentru estimarea puterii consumate si pentru reducerea acesteia.

## 5.4.1. Puterea disipata in regim static.

Atunci cand un circuit CMOS se afla in regim static (nu este in comutatie), avand la iesire 0 logic sau 1 logic, unul dintre tranzistoarele P sau N nu conduce, dupa cum se vede din figura de mai jos:



Aceasta implica inexistenta unei cai de la V<sub>DD</sub> la masa, ceea ce conduce la o putere disipata neglijabila. Motivul pentru care puterea disipata static nu este egala cu zero consta in prezenta jonctiunilor P-N, polarizate in sensul invers conductiei, pe tot cuprinsul pastilei. Aceste diode se caracterizeaza printr-o caracteristica IV de forma:

$$j_o = j_s^{(e^{qV/kT} - 1)}$$

unde *js* este curentul invers de saturatie sau curentul de scurgere. O posibila estimare a puterii disipate static s-ar baza pe ideea de a considera intreaga pastila ca o jonctiune P-N polarizata invers. Evaluand densitatea curentul invers de saturatie si aria pastilei se va obtine puterea totala disipata. Aceasta ar fi ca si cum s-ar estima traficul telefonic intr-un oras mare folosind un singur telefon. In mod surprinzator aceasta abordare este destul de rezonabila. De exemplu, o pastila cu aria de 25 10<sup>-6</sup> *m*<sup>2</sup> consuma circa 10 nW, in conditiile unei densitati a curentului invers de saturatie de 10<sup>-4</sup> *A/m* <sup>2</sup>. Acest factor este dependent de temperatura putand atinge 100nW pentru un circuit, care opereaza la o temperatura cu 20 °C peste temperatura mediului ambiant. Astfel, puterea disipata static de catre un circuit CMOS este destul de mica, de cateva zeci de nW, intrucat nu exista o cale directa intre V<sub>DD</sub> si masa. Cu toate ca acest curent aparent nu are importanta, in prezent el se masoara in cadrul unui test denumit monitorizarea *I*<sub>DDQ</sub>. Daca acest curent masurat este de ordinul micro sau miliamperilor inseamna ca exista un defect, care ofera o cale de la V<sub>DD</sub> la masa, ceea ce din punct de vedere logic nu ridica probleme, dar care poate crea probleme de fiabilitate.

## 5.4.2. Puterea disipata in regim dinamic.

Puterea disipata in regim dinamic are doua componente principale:

- de tranzitie la comutatie, care apare in momentul realizarii unei cai de curent de la V<sub>DD</sub> la masa prin cele doua tranzistoare aflate temporar in conductie si
- de incarcare/descarcare a CL, care se refera la pierderile de energie la incarcarea/descarcarea lui CL, prin tranzistoarele P si N.

## 5.4.2.1. Componenta corespunzatoare tranzitiei la comutatie.

Pe durata tranzitiei nivelurilor logice de la  $0 \rightarrow 1$  sau de la  $1 \rightarrow 0$  exista momente in care cele doua tranzistoare conduc simultan, formand o cale pentru curent, de la VDD la masa, ceea ce da nastere unui varf de curent. Puterea disipata in tranzitia la comutatie poate fi evaluata cu ajutorul figurii de mai jos. Cazul cel mai defavorabil presupune ca circuitul opereaza la frecventa maxima/perioada minima  $(t_f + t_r)$ . Se va presupune ca curentul maxim  $I_{max}$  curge conform traiectorie de tranzitie la comutatie de mai jos:



Considerand:

$$V_{in} = V_{DD}/2$$
,  $V_{tn} = |V_{tp}| = V_{DD}/5$  si  $\beta_n = \beta_p$ 

rezulta:

$$I_{max} \approx \beta_n/2(V_{DD}/2 - V_{DD}/5)^2 \approx 1/20\beta_n V_{DD}^{-2}$$
.

Limita superioara a energiei disipate pe durata unui ciclu devine:

$$E_{\text{disipata/ciclu}} \quad \leq \int_{0}^{tf+tr} I_{max} V_{DD} dt \quad \leq 4/5 C_L V_{DD}^{-2}.$$

Daca creste perioada puterea disipata nu va disparea. In cazul in care timpii de crestere si cadere cresc puterea disipata poate varia ca  $V_{\rm DD}$ <sup>3</sup>. Circuitele care au tendinta de a consuma putere mare la comutare pot fi esantionate.

#### 5.4.2.2. Incarcarea si descarcarea lui CL.

Componenta cea mai mare a puterii disipate provine de la incarcarea/descarcarea sarcinii capacitive  $C_L$ , dupa cum se poate observa si din figura de mai jos:





Puterea disipata este:

$$P_d = \ 1/t_p \int_0^{tp/2} i_n(t) V_o \, dt + \ 1/t_p \int_{tp/2}^{tp} i_p(t) (V_{DD} - V_o) dt,$$

unde perioada de operare este inversa frecventei de operare  $f_p$ :

$$t_p = 1/f_p$$

Astfel, puterea disipata devine:

$$\begin{split} P_{d} &= C_{L}/t_{p} \int_{VDD}^{0} -V_{o} dV_{o} + C_{L}/t_{p} \int_{0}^{V_{DD}} -(Vdd-V_{o}) d(V_{DD}-V_{o}) \\ &= C_{L}V_{DD}^{2}/t_{p} = fC_{L}V_{DD}^{2} \end{split}$$

Expresia pentru energia disipata arata ca aceasta creste odata cu cresterea frecventei. O analiza simpla se poate efectua plecand de la figura b) de mai sus.

• Fie comutatorul trecut pe pozitia 1, care permite incarcarea lui *CL* la VDD. Cantitatea de sarcina furnizata este:

$$\int idt = Q = C_L V_{DD}.$$

Energia furnizat de sursa va fi:

$$\int V_{DD} i dt = V_{DD} \int i dt = C_L V_{DD}^2$$

Energia stocata de capacitor va fi:

$$1/2C_L V_{DD}^{2}$$
,

iar energia disipata in R<sub>pu</sub> va fi:

$$1/2C_L V_{DD}^{2}$$
.

• Fie comutatorul trecut in pozitia 2, care asigura descarcarea lui *CL* la masa. Energia initiala stocata in capacitor este:

$$1/2C_L V_{DD}^{2}$$

iar energia finala este 0, ceea ce inseamna ca energia disipata in R<sub>pd</sub> este:

$$1/2C_L V_{DD}^{2}$$

Energia totala disipata la incarcarea/ descarcarea lui  $C_L$  este energia disipata in  $R_{pu}$  + energia disipata in  $R_{pd}$ :

$$E_{\text{dissipate/ciclu}} = 1/2C_L V_{DD}^2 + 1/2C_L V_{DD}^2 = C_L V_{DD}^2.$$

Puterea disipata la incarcarea/descarcarea lui CL va fi:

$$= fC_L V_{DD}^2$$
.

Puterea totala disipata de catre un circuit integrat reprezinta suma componentelor statica si dinamica, cea dinamica fiind dominanta. Puterea disipata variaza cu frecventa liniar si cu tensiunea de alimentare la patrat. Aceasta din urma reprezinta motivul pentru care s-a introdus tensiunea de alimentare "standard" de 3,3 V. Tensiunea redusa de alimentare va facilita aparitia dispozitivelor mai rapide, cu dimensiuni mai mici, in ciuda celor sugerate de catre aproximarile pentru  $t_f$  si  $t_r$ .

#### 5.5. Alternative in projectare.

In cele ce urmeaza se vor prezenta solutii alternative pentru problemele legate de consumul de putere al circuitelor integrate CMOS.

- Circuitele care opereaza cu tensiune redusa. Pentru o tehnologie data, in vederea cresterii
  vitezei, se poate mari localtensiunea de alimentare a unor circuite critice. Una dintre
  dificultatile cu care se confrunta aceasta solutie se refera la efectele injectiei de purtatori
  fierbinti in substrat, ceea ce conduce la probleme de "latch-up" potential.
- O tehnologie alternativa. Combinarea dispozitivelor CMOS si Bipolare pe acelasi substrat, desi relativ costisitoare in prezent, ofera avantajele de viteza al dispozitivelor Bipolare si de putere consumata redusa al dispozitivelor CMOS. O alta tehnologie se bazeaza pe GaAs, care asigura viteze mari de lucru atat in aplicatiile numerice, cat si in cele analogice. Din pacate in cadrul acestei tehnologii nu exista dispozitive complementare. Tehnologia ECL asigura o viteza mare de lucru insa consuma o putere insemnata.
- Familii logice cu "bataie" redusa. Cresterea vitezei se poate realiza prin utilizare in unele parti ale circuitului a unor alternative de proiectare. Una dintre acestea srefera la

preincarcarea liniilor. Exemplul cel mai comun il reprezinta circuitele RAM, unde sarcina stocata pe capacitor este partajata cu o linie preincarcata si citita diferential.

• Cresterea gradului de paralelism in prelucrarea informatiei. Un exemplu se refera la sumatorul paralel, care poate avea transportul succesiv/serial sau anticipat/paralel.

# 5.6. Exemple.

In acest paragraf se vor prezenta cateva exemple pentru a ilustra unele solutii privind performantele circuitelor CMOS si limitarile lor.

• Incarcarea sarcinilor capacitive mari. Adesea este necesara incarcarea unor sarcini capacitive mari cum sunt liniile lungi, ploturile de I/E si sarcinile capacitive conectate la terminelele circuitelor. Se reaminteste ca valoarea capacitatii unei porti poate fi de ordinula a 0.01 pF, in timp ce sarcina capacitiva din afara circuitului integrat paote avea zeci de pF. Incercarea de a comanda o asemenea sarcina capacitiva cu un inversor elementar ar necesita intervale de timp de ordinul secundelor. O solutie ar consta in conectarea in cascada a unor inversoare din ce in ce mai puternice, capabile sa conduca curenti din ce in ce mai mari, ca in figura de mai jos.



Intarzierea pentru un etaj inversor dat este proportionala cu sarcina capacitiva vazuta de acel inversor si invers proportionala cu β etajului. Intarzierea totala este:

$$\tau_N \propto N\alpha\tau$$

intrucat atat  $\beta$ , cat si sarcina capacitiva vazuta de fiecare etaj se scaleaza cu  $\alpha$ . Deoarece,

$$C_{i+1} = \alpha C_i \rightarrow C_L = \alpha^N C_G \rightarrow \ln \alpha^N = \ln C_L / C_G$$

N poate fi extras si introdus in  $\tau_N$ , pentru a obtine :

$$\tau_N = \tau \cdot \ln(C_L/C_G) \alpha/(\ln \alpha)$$

Aceasta expresie ia valoarea minima atunci cand  $\alpha = e$ , ceea ce implica utilizarea unor etaje succesive, adica 6-7 etaje, pentru cazul de mai sus.

$$N = \ln \left( C_L / C_G \right)$$

• Partajarea sarcinii. Multe dintre structurile circuitelor CMOS se comporta ca niste capacitori. De exemplu, o linie lunga sau o magistrala este tratata ca un capacitor concentrat. CB. Presupunand ca se doreste citire unei magistrale cu un capacitor Cs ca in figura de mai jos:



Cei doi capacitori vor fi in paralel la inchiderea comutatorului. Pentru ca  $V_B$  sa nu se modifice este necesar ca  $C_S$  sa fie mic. De exemplu, presupunand ca  $V_B$  este egal cu  $V_{DD}$  vom avea  $Q = C_B$ .  $V_{DD}$ , iar cand comutatorul este inchis, sarcina se redistribuie pe cei doi capacitori astfel ca:  $Q = (C_B + C_S)$ .  $V_{rez}$ .

Deci,  $V_{rez} = V_{DD}$ .  $C_B/(C_B + C_S)$ , ceea ce inseamna ca  $C_S$  nu trebuie sa depaseasca cateva zecimi din  $C_B$ .

• Calculul reimprospatarii pentru DRAM. Un calcul similar se refera la RAM dinamic. Intr-o celula DRAM sarcina este stocata pe un capacitor. O linie de bit preincarcata se conecteaza la capacitor, iar diferenta de tensiune datorita partajarii sarcinii este citita pe linia de bit. Problema care apare se refera la capacitorul de memorare, care se descarca datorita curentului de scurgere prin dielectricul neideal si datorita existentei jonctiunii P-N polarizata in sensul invers conductiei. Pentru a pastra continutul corect in DRAM acesta trebuie reimprospatat periodic, la intervale de ms.